#### Universidade Tecnológica Federal do Paraná – Toledo Engenharia da Computação – COENC

# Lógica Reconfigurável

# **BLOCK**

### **Tiago Piovesan Vendruscolo**







- Há dois tipos de BLOCK: Simples e GUARDED.
- BLOCK simples: Usado para particionar o código gerando variáveis e sinais locais. Segue a sintaxe:

```
Label: BLOCK
[sinais visíveis (locais) no bloco]
BEGIN
[comandos]
END BLOCK label;
```

 BLOCK/GUARDED: As operações GUARDED são executadas apenas se a expressão de guarda for verdadeira. Segue a sintaxe:



```
ENTITY mux com block IS
   PORT(i0, i1, i2: IN BIT;
         sel: IN INTEGER RANGE 3 DOWNTO 0;
        ot: OUT BIT);
END mux com block;
ARCHITECTURE comportamento OF mux com block IS
   SIGNAL global: BIT VECTOR (0 TO 1);
BEGIN
                                            Sinal pode ser utilizado
   blocol: BLOCK
                                            em toda a architecture.
   BEGIN
       (CODIGO...)
   END BLOCK blocol;
   bloco2: BLOCK
      SIGNAL local: BIT VECTOR (0 TO 1);
   BEGIN
       (CODIGO...)
      global <=local;</pre>
   END BLOCK BLOCO2:
                                            Sinal local pode ser utilizado
END comportamento;
                                            apenas dentro do bloco2.
```



Exemplo: Latch usando BLOCK/GUARDED

```
LIBRARY ieee;
USE ieee.std logic 1164.all;
ENTITY latch guarded IS
   PORT (d, clk: IN STD LOGIC;
        q guarded, q: OUT STD LOGIC);
END latch guarded;
ARCHITECTURE funcao OF latch guarded
BEGIN
   blocol: BLOCK (clk='1')
   BEGIN
      q quarded <= GUARDED d;
      a <= d;
   END BLOCK blocol;
END funcao;
```

Sinal de sensibilidade, o código irá rodar a partir da primeira mudança e o GUARDED funcionará de acordo com o que for definido.

As variáveis "GUARDED" são executadas apenas após o primeiro clk='1', e então passam a responder de acordo com o sinal de sensibilidade. As variáveis "não guarded" são executadas normalmente, independentes do sinal de sensibilidade.



Exemplo: Latch usando BLOCK/GUARDED



RTL VIEWER

Obs: como a variável de sensibilidade não possui "clk'event", as variáveis guarded respondem de acordo com o nível do clk, e não pela borda.





Exercício 1: Faça um flip-flop tipo síncrono usando BLOCK/GUARDED com sinal rst de acordo com a tabela. Também faça uma saída assíncrona (não depende do guarded). (saídas LED [0 e 1], entrada d DIP switch[0], entrada rst DIP switch[1] e clk KEY[0]). Dica: Pode ser utilizado "Whenelse" com GUARDED.

```
LIBRARY ieee:
USE ieee.std logic 1164.all;
ENTITY latch guarded borda IS
   PORT(d, clk, rst: IN STD LOGIC;
        q guarded sinc, q assinc: OUT STD LOGIC);
END latch guarded borda;
ARCHITECTURE funcao OF latch guarded borda IS
BEGIN
   bloco1: BLOCK (clk'EVENT AND clk='1')
   BEGIN
      q_guarded_sinc <= GUARDED '0' WHEN rst='1' ELSE d;</pre>
      q assinc <= d;
   END BLOCK blocol:
END funcao:
```

| rst | d | clk | q |
|-----|---|-----|---|
| - 1 | _ |     | 0 |
| 0   | 1 |     | 1 |
| 0   | 0 |     | 0 |

Função de sensibilidade com detecção de borda

 Exercício 1 : Faça um flip-flop tipo síncrono usando BLOCK/GUARDED com sinal rst de acordo com a tabela. Também faça uma saída assíncrona (não depende do guarded).





 Exercício 2: Adicione o pino rst no primeiro exemplo (LATCH) e compare o comportamento do sinal.



 Exercício 2: Adicione o pino rst no primeiro exemplo (LATCH) e compare o comportamento do sinal.

```
ENTITY latch_guarded_rst IS
    PORT(d, clk, rst: IN STD_LOGIC;
        q_guarded, q: OUT STD_LOGIC);
END latch_guarded_rst;

ARCHITECTURE funcao OF latch_guarded_rst IS
BEGIN
    blocol: BLOCK (clk='1')
    BEGIN
        q_guarded <= GUARDED '0' WHEN rst='1' ELSE d;
        q <= d;
    END BLOCK blocol;
END funcao;</pre>
```





## Exercício 3

- Projete e simule o decodificador 2:4 (parecido com o da aula 6) com pino de enable abaixo: (saídas LED [0-3], entradas ax: DIP switch [0-1], entrada en: DIP Switch 2).
- Pode ser feito de 2 formas:
  - Todo o código dentro da estrutura block.
  - Utilizar o block apenas para habilitar a saída.
  - Faça das duas formas.



| En | a1 | a0 | y0 | y1 | y2 | уЗ |
|----|----|----|----|----|----|----|
| 0  | X  | X  | Х  | Х  | Х  | Х  |
| 1  | 0  | 0  | 1  | 0  | 0  | 0  |
| 1  | 0  | 1  | 0  | 1  | 0  | 0  |
| 1  | 1  | 0  | 0  | 0  | 1  | 0  |
| 1  | 1  | 1  | 0  | 0  | 0  | 1  |



### Exercício 3





 Exercício 4: Faça o meio somador com saídas Tristate abaixo, sendo que, quando T= '1', a saída do tristate é igual à entrada, e quando T='0' a saída é de alta impedância. O bloco "meio somador" é ativado por um pino de enable.





```
ENTITY meio_somador IS

PORT(A, B, T, En: IN STD_LOGIC;

SUM, Cout: OUT STD_LOGIC);

END meio_somador;

ARCHITECTURE funcao OF meio_somador IS

BEGIN

blocol: BLOCK(En='1')

BEGIN

SUM <= GUARDED (A XOR B) WHEN T='1' ELSE 'Z';

Cout <= GUARDED (A AND B) WHEN T='1' ELSE 'Z';

END BLOCK blocol;

END funcao;
```







# Próxima aula

Códigos sequenciais - IF-THEN-ELSE



# Bibliografia

• PEDRONI, Volnei A. Eletrônica Digital Moderna e VHDL. 1. ed. Campus. 2010, 648 p. ISBN 8535234659

